74HCT109PW, Триггер, дополнительный выход, положительный фронт, 74HCT109, JK, 20 нс, 61 МГц, 4 мА, TSSOP
- Производитель
- Nexperia
Цена 57 руб. за 1 шт
Количество- Полное описание
The 74HCT109PW is a positive-edge trigger Dual J K\ Flip-flop with set and reset. This high-speed Si-gate CMOS device is pin compatible with low power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard no. 7A. The dual positive-edge triggered J K\ flip-flops with individual J, K\ inputs, clock (CP) inputs, set (SD\) and reset (RD\) inputs, also complementary Q and Q\ outputs. The set and reset are asynchronous active LOW inputs and operate independently of the clock input. The J and K\ inputs control the state changes of the flip-flops as described in the mode select function table. The J and K\ inputs must be stable one set-up time prior to the low-to-high clock transition for predictable operation. The J K\ design allows operation as a D-type flip-flop by tying the J and K\ inputs together. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
• J, K\ Inputs for easy D-type flip-flop
• Toggle flip-flop
• Standard output capability
• ICC Category
Полупроводники - Микросхемы\Логика\Триггеры
Технические параметры
Выходной Ток | 4мА |
Минимальная Рабочая Температура | -40 C |
Максимальная Рабочая Температура | 125 C |
Частота | 61МГц |
Максимальное Напряжение Питания | 5.5В |
Минимальное Напряжение Питания | 4.5В |
Количество Выводов | 16вывод(-ов) |
Тип Выхода Микросхемы | Дополнительный |
Задержка Распространения | 20нс |
Стиль Корпуса Микросхемы Логики | TSSOP |
Тип Триггера | JK, Положительный Фронт |
Базовый Номер / Семейство Логики | 74HCT109 |
Базовый Номер Микросхемы Логики | 74109 |
Семейство Логической Микросхемы | 74HCT |
Вес, г | 0.104 |