74HCT112D, Триггер, дополнительный выход, отрицательный фронт, 74HCT112, JK, 21 нс, 70 МГц, 4 мА, SOIC
- Производитель
- Nexperia
Цена 61 руб. за 1 шт
Количество- Полное описание
The 74HCT112D is a negative-edge trigger dual Jk Flip-flop with set and reset. This high-speed Si-gate CMOS device is pin compatible with low power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard no. 7A. This dual negative-edge triggered JK-type flip-flops featuring individual nJ, nK, clock (nCP\), set (nSD\) and reset (nRD\) inputs. The set and reset inputs, when low, set or reset the outputs as shown in the function table regardless of the levels at the other inputs. A HIGH level at the clock (nCP) input enables the nJ and nK inputs and data will be accepted. The nJ and nK inputs control the state changes of the flip-flops as shown in the function table. The nJ and nK inputs must be stable one set-up time prior to the high-to-low clock transition for predictable operation. Output state changes are initiated by the high-to-low transition of nCP. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
• Asynchronous set and reset
• Standard output capability
• ICC Category
Полупроводники - Микросхемы\Логика\Триггеры
Технические параметры
Выходной Ток | 4мА |
Минимальная Рабочая Температура | -40 C |
Максимальная Рабочая Температура | 125 C |
Частота | 70МГц |
Максимальное Напряжение Питания | 5.5В |
Минимальное Напряжение Питания | 4.5В |
Количество Выводов | 16вывод(-ов) |
Тип Выхода Микросхемы | Дополнительный |
Задержка Распространения | 21нс |
Стиль Корпуса Микросхемы Логики | SOIC |
Тип Триггера | JK, Отрицательный Фронт |
Базовый Номер / Семейство Логики | 74HCT112 |
Базовый Номер Микросхемы Логики | 74112 |
Семейство Логической Микросхемы | 74HCT |
Вес, г | 0.332 |