SN74LS373N, 8-битный регистр-защелка и триггер, три состояния на выходе, [PDIP-20]
Вопросы о наличии, цене, фасовке и характеристиках
принимаем ТОЛЬКО по почте info@npfatlas.ru
Работаем только с юр. лицами и ИП. Заявки на info@npfatlas.ru
Контакты
SN74LS373N, 8-битный регистр-защелка и триггер, три состояния на выходе, [PDIP-20]

SN74LS373N, 8-битный регистр-защелка и триггер, три состояния на выходе, [PDIP-20]

картинка SN74LS373N, 8-битный регистр-защелка и триггер, три состояния на выходе, [PDIP-20]
35 руб.
Производитель
Texas Instruments

Цена 35 руб. за 1 шт

Количество
Заказать
  • Полное описание

The SN74LS373N is an octal D-type Transparent Latch with 3-state outputs. Designed specifically for driving highly capacitive or relatively low-impedance loads. The high-impedance 3-state and increased high-logic-level drive provide these registers with the capability of being connected directly to and driving the bus lines in a bus-organized system without need for interface or pull up components. This device is particularly attractive for implementing buffer registers, I/O ports, bidirectional bus drivers and working registers. The eight latches of the LS373 is transparent D-type latches, meaning that while the enable (C or CLK) input is high, the Q-outputs follow the data (D)-inputs. When C or CLK is taken low, the output is latched at the level of the data that was set up.

• 3-state Bus-driving outputs
• Full parallel access for loading
• Buffered control inputs
• Clock-enable input has hysteresis to improve noise rejection
• PNP inputs reduce DC loading on data lines



Технические параметры

Серия74LS
Фиксирующий элементпрозрачная защелка d-типа
Схема8:8
Тип выходаС Тремя Состояниями
Напряжение питания, В4.75…5.25
Кол-во каналов1
Время задержки, нс12
Максимальный выходной ток: High/Low, мА-2.6/24
Рабочая температура, C0…+70
Корпусdip-20(7.62мм)
Вес, г2.5